不可以
本文的内容本来是打算放在我刚出版的《专业嵌入式软件开发 — 全面走向高质高效编程》一书中的。但后来由于将该书定位为偏向软件,所以将本文所在的章全部删除了,打算将之放在我另一本偏向硬件的书中。最近,由于网友在我的博客空间中问起如何通过3/8译码器扩展地址空间,所以在此将之整理与大家分享。
假设我们希望实现图1所示的采用3/8译码器将处理器的CS1片选信号扩展成两个以分别控制以太网芯片和Flash芯片。为了方便解释,进一步假设CS1的片选空间是0xFFE00000~0xFFFFFFFF。我们希望经过片选扩展以后,Flash位于0xFFE00000~0xFFEFFFFF地址空间,而以太网芯片位于0xFFF00000~0xFFFFFFFF地址空间。
图1
先来说一说3/8译码器的功能是什么,从名字来看就是将3位比特转换为8(2的3次方)根独立的信号线。3/8译码器有三根输入信号线(图1中74LS138的A、B和C)和八根输出信号线(Y0~Y7)。注意:图1中如在管脚名称上加了一条横线则表示该信号是低电平有效,否则是高电平有效。
图 2是74LS138译码器的真值表,其表达了输入与输出之间的对应关系,表中的“X”表示信号是高阻态。从图中可以看出,这一3/8译码器的作用,其实就是将CBA的二进制数值分别转换为Y0~Y7中一根线的低电平信号。从图 1中的原理图来看,CS1与G1是相连的,即只有当CS1为高电平有效时,Y0~Y7才会有低电平信号输出。另外,Y6和Y7是被用作片选信号扩展的两根管脚,当Y6为低电平时,CBA三根信号线的电平组合分别是110,而Y7为低电平时CBA的组合变为了111。如何将CBA三根信号线与处理的地址线连接,以实现片选信号扩展呢?
图2
图 3列出了Flash和以太网芯片各自开始地址所对应的比特位,其中只列出了四个比特。可以看出,A20地址线将能决定是选择哪一块芯片。如果将A22与74LS138的C相连、A21与74LS138的B相连以及A20与74LS138的A相连,则完全可以实现将Y6和Y7作为两个片选信号,且各片选信号的地址空间也是我们所希望的。
图3
相关资源:通信与网络中的74LS138译码器_74LS138-其它代码类资源-CSDN文库
关注展开
打开CSDN,阅读体验更佳
计算机接口74LS138,搞定138译码器(一),译码器介绍+74LS 138译码器逻辑...
(2)译码器作脉冲分配器(数据分配器)。74LS138的“使能”控制端G1加高电平,1KHZ连续脉冲信号加到G2A、G2B其中一端(另一端接地),输入端CBA作为地址码输入,由地址码决定被选通道。依次改变CBA的逻辑开关状态(000—111),观察输出端的变...
两个四选一数据选择器组成八选一_译码器和数据选择器_weixin_39629269的...
1.变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。若有n个输入变量,则有2n个不同的组合状态,就有2n个输出端供其使用。而每一个输出所代表的函数对应于n个输入变量的最小项。
74ls138 3-8译码器(中文).pdf
74ls138 3-8译码器(中文).pdf
74LS138详细介绍
芯片介绍、内部原理介绍、译码原则,以及推荐使用的工作条件
计算机组成原理知识点汇总(考研用)——第三章:存储系统
计算机组成原理知识点汇总(考研用)——第三章:存储系统 u2003本文参考于《2021年计算机组成原理考研复习指导》(王道考研),《计算机组成原理》 3.存储系统 3.1 存储器概述 u20033.1.1 存储器的分类 u2003u20031.按在计算机中的作用(层次)分类 (1)主存储器 u2003u2003简称主存,又称内存储器(内存),用来存放计算机运行期间所需的大量程序和数据,CPU可直接随机地对其进行访问,也可以和高速缓冲存储器(Cache)及辅助存储器交换数据。其特点是容量较小、存取速度较快、每位价格较高。 (2)辅助存储器 u2003u2003简称
继续访问
xilinx sdk 之SPI配置
使用ZYNQ PS端的SPI接口配置imx222 cmos芯片 第一步:看原理图,看看原理图的cmos芯片的接口接在PL的那个管脚上的。有几个管脚 第二步:打开zynq ps,选择SD0 MIO 40- 45 选择UART0 选择 MIO 46-47 SPI0 选择 EMIO 因为ps接口连接到了PL侧 选择GPIO中的EMIO,因为要配置摄像头的复位引脚,复位引脚连接PL侧,要使用EMIO,先选择一个就可以了。 第三步:引出管脚,引出需要的管脚 ...
继续访问
3-8译码器的设计
问题解决 1.编写程序后编译有错误:使用#在语句前忽略错误。 2.实验原理不太清楚:课下要好好看看原理。 3.文件名必须与VHDL文件中的设计实体名保持一致。 4.思考软件仿真时输入信号应如何设置?: 在修改时钟信号的地方,可选时间和频率选项,而频率的选项在时间下面,容易忽视,选完频率后,就可以继续设置了。 5.在设置引脚时,一定要看电路板,以及电路图,找对各个输入输出接口对应的芯片引脚。
继续访问
计算机组成原理画出CPU与主存及3-8译码器之间信号线的连接问题
【前驱知识–主存储器扩展】      主存储器表达方法:字线(地址线) × 位线(数据线)  &am
继续访问
计算机组成原理补充——片选信号详解
◆【片选信号】就是选用一个或某一个集成电路芯片时使用的信号。 之所以需要这样的选择,是因为当有很多芯片挂在同一总线上(像电脑里很多外设都是挂在总线上),但我们有时候需要对其中特定的某个芯片进行数据、地址或命令的独立传输,此时,我们需要有一个信号来告诉挂在总线上的芯片们,这些数据、地址是传给哪个芯片的。这样,其他芯片就会对这些信号没有反应,而目标芯片就知道这些数据是传给自己的从而做出反应。这个信号就...
继续访问
热门推荐 74LS138译码器介绍
下面我来简单介绍一下74LS138芯片的基本情况和使用注意事项: 1、74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。下图是它的原理结构图以及真值表: ...
继续访问
74LS138译码器真值表以及快速计算方法
74LS138真值表以及快速计算方法 掌握了74LS138译码器的快速计算的方法,就能够在使用74LS138译码器的时候,不用老是去查阅译码器的真值表的对应关系。
继续访问
简单74LS138介绍(抄自原理图)
MAX31856多类型热电偶温度检测方案芯片详解,附可实现的STM32程序代码
背景: 热电偶的测温是工业现场常用的测温手段,但是欧洲系列的工控领域中使用的大部分都是J型热电偶,而日本以及台湾等地大部分使用的是K型热电偶。因为日本和台湾的工控产品较早地进入国内,因此国内大部分设备胜场厂家在使用热电偶传感器的时候经常会使用K型热电偶。但是随着欧系的高端工控产品进入国内市场,单一支持K型热电偶的测温手段显得太过单一。市场急需一款支持多种热电偶的产品出现,此时Maxim厂家发布了一款支持K, J, N, R, S, T, E,B型的测温芯片MAX31856(市场上多是MA...
继续访问
2020-11-06
怎么用Python3输出斐波那契数列的第n项,(n)是自己输入的,用递归法,求教!我写错了
继续访问
VHDL——74LS138译码器
1.功能描述 功能描述:该3-8译码器有六个输入端:S1,S2,S3为控制信号,a0,a1,a2为三个输入信号。一个输出端口y为八位总线,表示译码结果。 2.真值表 3.VHDL语言
继续访问
最新发布 如何计算地址范围(大小)
问题描述 今天在学习野火STM32HAL库的过程中,看到了存储器区域功能划分这个章节。 他的0x00000000 - 0x1FFFFFFF为什么是512MB。本人曾经参加了一次软考,考的嵌入式系统设计工程师,当时也没准备就去了,结果就是没过…回想当时也有这个题,如何计算地址范围。今天咨询了下同事,经过一顿友好的交流(鄙视~)大概明白了。 解决 如第一个,0x0000 0000 - 0x1FFF FFFF,总共有29位(1FFF是13BIT, FFFF16BIT,相加是29),那么大小就是2^29次方。 那2
继续访问
3-8译码器
转载自:https://zhidao.baidu.com/question/558089784.html 3-8译码器的输入百是3个脚,输出是8个脚。用高低电平来表示输入和输出。输入是度二进制。3只脚也就是3位二进制数。知输入可以3位二进制数。3位二进制最大是111 也就是8。输出是8个脚,表示10进制。是根据输入的道二进制数来输出。如果输入是101 那么就是第5只脚高电平内,表示二进制数是5。 其实3-8译码器的功能就是把容输入的3位2进制数翻译成10进制的输出。 ...
继续访问
微机:存储器全译码产生片选信号的题目
北京交通大学戴胜华老师MOOC微机原理与接口技术 从A0-A19一个个写出来 8K * 8,13位地址,A0 - A12,A12以上选中这片 先写低位再写高位 2732是4K,16进制,4位打一个逗号 某8位机,地址总线为16位,其RAM区采用若干个6264(8K*8bit)芯片,片选信号采用全译码法,译码器选用74LS138。若其中一个6264的片选...
继续访问
3-8 译码器设计实验--VHDL
3-8 译码器设计实验–VHDL 一、实验目的 (1)学习并掌握Quartus II的使用方法 (2)学习使用原理图方法进行逻辑设计输入,并初步了解可编程器件设计的全过程 (3)熟悉ALTERA公司EDA设计工具软件Quartusll设计一个3-8译码器,并在实验开发系统上熟悉原理图输入及仿真步骤,掌握组合逻辑电路的设计及静态测试方法 二、实验仪器设备 (1) PC机一台。 (2)Quartus Ⅱ开发软件一套 (3)EDA实验开发系统一套 三、实验原理 译码是相对于编码的逆过程,在基于一定硬件支持下能是将
继续访问
38译码器真值表讲解_三八译码器真值表
38译码器在单片机系统中的作用是什么?这个根据三--八译码器功能和你设计的单片机系统功能需要而定。一般当外围芯片较多时 ,单片机的IO口不能提供如此多的片选信号时,用三八译码器即可以只用3个I/O口 分配 8 个片选信号给 8 个外围芯片,从而对外围芯片进行分时的读写操作!希望对你有点帮助!三八译码器在单片机的作用作用一:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低...
继续访问
地址和地址译码器
地址和地址译码器 CPU输出一个存储器地址到地址总线上,这个地址怎样才能选中一个存储单元,这就是地址译码器要解决的问题。 地址译码器是这样一种器件:输入为数字量(即地址),根据输入的数字量在多个输出端中选一个有效。打个比方:地址译码器就像电话系统,打电话时输入电话号码就好比地址,根据输入的电话号码在若干门电话中只有一门电话被选中。如下图2.13。是一个3线---8线译码器,输入信号为...
继续访问
选线法与译码法
选线法与译码法 什么叫选线法什么叫译码法? 微处理器地址分配的方法通常有两种:线选法和译码法. 线选法 所谓线选法, 就是直接以系统的地址线作为存储器芯片的片选信号, 为此只需把用到的地址线与存储器芯片的片选端直接相连即可. 译码法又分全译码法和部分译码法 全译码法 全译码法是指将地址总线中除片内地址以外的全部高位地址接到译码器的输入端参
继续访问
地址线用来连接3-8译码器的cba
写评论
评论
1
点赞
踩
分享
打开CSDN APP阅读